武漢科技學(xué)院
2005年招收碩士學(xué)位研究生試卷
試卷代號(hào) |
| 試卷名稱 | 電子技術(shù)(模擬和數(shù)字) |
考試時(shí)間 |
| 報(bào)考專業(yè) |
|
1、試題內(nèi)容不得超過(guò)畫線范圍,試題必須打印,圖表清晰,標(biāo)注準(zhǔn)確。
2、試題之間不能留有答卷的間隔,所有答案一律寫在答題紙上,寫在試卷或草稿紙上無(wú)效。
題號(hào) | 一 | 二 | 三 | 四 | 五 | 六 | 七 | 八 | 九 | 十 | 十一 | 得分 |
得分 |
|
|
|
|
|
|
|
|
|
|
|
|
模擬部分(共80分)
一、選擇填空題(每空1分,共10分)
(1)、當(dāng)溫度升高時(shí),晶體管的UBE ,ICEO ,β 。(a 不變、b 增大、c 減�。�
(2)、當(dāng)晶體管工作在飽和區(qū)時(shí),其發(fā)射結(jié)處于 ,集電結(jié)處于 (a 零偏置、b 正向偏置、c 反向偏置)。
(3)、長(zhǎng)尾式差動(dòng)放大電路中Re阻值越大,則 (a 差模電壓放大倍數(shù)越大、b 差模電壓放大倍數(shù)越小、c 共模電壓放大倍數(shù)越大、 �。洹」材k妷悍糯蟊稊�(shù)越�。瑫r(shí),電路的共模抑制比KCMR (a 越小、b 越大、c 不變)。
(4)、集成運(yùn)放放大器工作在線性區(qū)時(shí),其電路結(jié)構(gòu)形式為 (a 開環(huán)、b 負(fù)反饋、c 正反饋)。
(5)、當(dāng)場(chǎng)效應(yīng)管的漏極直流電流ID從2mA變?yōu)?/span>4mA時(shí),它的低頻跨導(dǎo)gm將 (a 增大、b 不變、c 減�。�。
(6)、場(chǎng)效應(yīng)管中uGS=0時(shí),能夠工作在恒流區(qū)的場(chǎng)效應(yīng)管有 (a 結(jié)型管、b 增強(qiáng)型MOS管、c 耗盡型MOS管)。
(1)、該濾波器的通帶電壓放大倍數(shù)。
(2)、電容C的容量。
三、 (12分)電路如圖所示
(1)、試將反饋電阻RF正確地連接在電路中,實(shí)現(xiàn)將輸入電流轉(zhuǎn)換成與之成穩(wěn)定線性關(guān)系的輸出電流,并說(shuō)明引入的是哪種組態(tài)的負(fù)反饋。
(2)、在深度負(fù)反饋條件下,若AF=13,求反饋電阻RF的取值。
+ uo us RF 3kΩ 24kΩ 3kΩ L 4.7kΩ
四、 (16分)下圖所示電路為一個(gè)區(qū)分晶體管β值的篩選電路,要求將同一型號(hào)的晶體管(3CG型)按β值的大小分為兩檔,即β值在50至100之間為一檔,其他值為另一檔。試確定URH和URL值的大小,并說(shuō)明電路工作原理,發(fā)光二極管為亮狀態(tài)時(shí)說(shuō)明晶體管的β值在什么范圍?(晶體管為硅管,UBE=0.7V)
五、(14分)下圖為一運(yùn)算電路,在理想情況下,試推導(dǎo)輸出電壓uO與輸入電壓uI的函數(shù)關(guān)系。
六、(20分)圖中電路是一個(gè)差動(dòng)式電橋測(cè)試壓力的電路,它采用電阻應(yīng)變式壓力傳感器組成,當(dāng)外加壓力為零時(shí),R1=R2=R3=R4=R,則:UO=0,加壓力后,R1=R4=R+ΔR,而R2=R3=R-ΔR,則有信號(hào)(UI≠0)加在差動(dòng)放大器的兩個(gè)輸入端。試計(jì)算:
(1)、靜態(tài)時(shí)(UI=0),IC1、IC2、UC1和UC2的值。 設(shè)晶體管的UBE=0.7V
(2)、計(jì)算Ad、Ri和Ro的值,設(shè)β1=β2=60,rbb′=200Ω。
(3)、若壓力信號(hào)按正弦規(guī)律變化時(shí),uI=5Sinωt(mv),試畫出與之對(duì)應(yīng)的輸出信號(hào)uO的波形。
數(shù)字部分(共70分)
七、(12分)綜合題
(1) 在數(shù)字電路中,晶體三極管工作在 狀態(tài),即或者在 區(qū),或者在 區(qū)。
(2) (11001101011.1011011)2 =( )8 =( )16
(3) (762.75)10=( )16
(4) 證明邏輯恒等式:
(5) 化簡(jiǎn)邏輯函數(shù):
約束條件為:
(6) 已知:
其反函數(shù)
(7) 圖示電路均為TTL門電路,寫出F1, F2的邏輯表達(dá)式。
&
=1 ≥1 &
A A
=1
&
(a) (b)
八、(12分)試用一個(gè)四選一數(shù)據(jù)選擇器(1/2 74LS352)及最少的門電路實(shí)現(xiàn)邏輯函數(shù):
B Y A 1/2 74LS352 S D0 D1 D2 D3
輸入 輸出
0 1 1 D3
九、(14分) 某同步8421碼十進(jìn)制加法計(jì)數(shù)器,功能表如下表所示,邏輯符號(hào)如圖所示,其中Q3為高位端,Q0為低位端,Rd端為異步清0端,Sd為異步置1端。試用Sd 端設(shè)計(jì)一個(gè)7進(jìn)制計(jì)數(shù)器,列出狀態(tài)轉(zhuǎn)換表,畫出接線圖。
Rd Q3 Sd Q2 Q1 CP Q0
十、(12分)為圖所示電路和波形,試根據(jù)A¸B,C的波形畫出Y的波形。
S C Q D Q
=1
B
陣
列 J1 Q1 C1 K1 Q1
J2 Q2 C2 K2 Q2
或
列 J3 Q3 C3 K3 Q3
特別聲明:①凡本網(wǎng)注明稿件來(lái)源為"原創(chuàng)"的,轉(zhuǎn)載必須注明"稿件來(lái)源:育路網(wǎng)",違者將依法追究責(zé)任;
②部分稿件來(lái)源于網(wǎng)絡(luò),如有侵權(quán),請(qǐng)聯(lián)系我們溝通解決。
25人覺(jué)得有用